order_bg

oloa

10AX115H2F34E2SG FPGA Arria® 10 GX Aiga 1150000 Cells 20nm Tekonolosi 0.9V 1152-Pin FC-FBGA

fa'amatalaga puupuu:

10AX115H2F34E2SG aiga masini e aofia ai le maualuga-fa'atinoga ma le malosi-lelei 20 nm vaeluagalemu FPGAs ma SoCs.

Faʻatinoga maualuga atu nai lo le augatupulaga muamua o le vaeluagalemu ma le maualuga
FPGA


Fa'amatalaga Oloa

Faailoga o oloa

Oloa Fa'amatalaga Fa'apitoa

EU RoHS

Tausi

ECCN (US)

3A991

Tulaga Vaega

Malosi

HTS

8542.39.00.01

SVHC

Ioe

SVHC ua sili atu le tapulaa

Ioe

Ta'avale

No

PPAP

No

Suafa Aiga

Arria® 10 GX

Fa'agasologa Tekinolosi

20nm

Tagata fa'aoga I/Os

504

Numera o Resitala

1708800

Galue Sapalai Galue (V)

0.9

Elemene Fa'atatau

1150000

Numera o Fa'atele

3036 (18x19)

Ituaiga Manaoga Polokalama

SRAM

Manatu Fa'amau (Kbit)

54260

Aofa'i Numera o poloka RAM

2713

EMAC

3

Unite Logic Device

1150000

Numera masini o DLLs/PLLs

32

Alalesi Transceiver

96

Saosaoa Transceiver (Gbps)

17.4

DSP tuuto

1518

PCIe

4

Polokalama

Ioe

Lagolago Fa'atonu

Ioe

Puipuiga Kopi

Ioe

Fa'apolokalame i totonu o le System

Ioe

Vasega Saosaoa

2

Tulaga I/O Fa'ai'u Tasi

LVTTL|LVCMOS

Fa'amatalaga Fa'alogo i fafo

DDR3 SDRAM|DDR4|LPDDR3|RLDRAM II|RLDRAM III|QDRII+SRAM

Malosi'i Tulaga La'iti (V)

0.87

Maualuluga o le Galulue Tulaga Voltage (V)

0.93

Malolo I/O (V)

1.2|1.25|1.35|1.5|1.8|2.5|3

La'ititi ole Vevela ole Gaioiina (°C)

0

Maualuluga o le Gaioiina o le Vevela (°C)

100

Fa'atauga Temperature Grade

Fa'alautele

Fefa'ataua'iga

Arria

Fa'amauina

Mauga i luga

Maualuga o le afifi

2.95

Aotelega afifi

35

Umi ole afifi

35

Suia PCB

1152

Igoa o le afifi masani

BGA

Fa'atau Fa'atau

FC-FBGA

Faitauga Pin

1152

Fa'atusa o Ta'ita'i

Polo

Le eseesega ma le sootaga i le va o le FPGA ma le CPLD

1. FPGA faʻamatalaga ma uiga

FPGAfa'aaogaina se manatu fou e ta'ua o le Logic Cell Array (LCA) ma le Configurable Logic Block (CLB) ma le Input Output (IOB) Block and Interconnect.O le configurable logic module o le iunite faavae e iloa ai le galuega a le tagata, lea e masani ona faʻatulagaina i se laina ma faʻasalalau le pu atoa.O le IOB o lo'o fa'aulufale i totonu e fa'amae'a ai le feso'ota'iga i le va o le manatu i luga o le pu ma le pine afifi fafo, ma e masani lava ona fa'atulagaina fa'ata'amilo i le va'aiga pu.O uaea i totonu e aofia ai umi eseese o vaega uaea ma nisi o feso'ota'iga feso'ota'iga e mafai ona fa'apolokalameina, lea e fa'afeso'ota'i poloka fa'apolokalame fa'apolokalame po'o poloka I/O e fausia ai se ta'amilosaga ma se galuega fa'apitoa.

O vaega autu o le FPGA o:

  • Faʻaaogaina o le FPGA e mamanu ai le ASIC circuit, e le manaʻomia e tagata faʻaoga le gaosiga o galuega, e mafai ona maua se vaʻa talafeagai;
  • O le FPGA e mafai ona fa'aoga e fai ma fa'ata'ita'iga pailate o isi fa'apitoa fa'apitoa po'o semi-customizedASIC circuits;
  • E tele fa'aoso ma pine I/O ile FPGA;
  • O le FPGA o se tasi o masini e sili ona puupuu le taamilosaga o mamanu, o le tau maualalo o le atinaʻe ma le maualalo o le lamatiaga ile ASIC circuit.
  • FPGA faʻaaogaina le maualuga-saosaoa CHMOS faagasologa, maualalo le mana taumafa, ma e mafai ona fetaui ma CMOS ma TTL tulaga.

2, fa'amatalaga CPLD ma uiga

CPLDe tele lava e aofia ai le polokalame Logic Macro Cell (LMC) faataamilo i le ogatotonu o le polokalame interconnection matrix iunite, lea e sili atu ona faigata le fausaga o le LMC, ma ei ai se fausaga faʻafesoʻotaʻi lavelave I / O, e mafai ona gaosia e le tagata faʻaoga e tusa ai ma o manaʻoga o le fausaga faʻapitoa faʻapitoa, e faʻamaeʻa ai nisi o galuega.Talu ai ona o lo'o feso'ota'i poloka poloka ma uaea u'amea umi tumau i le CPLD, o lo'o i ai i le va'aiga fa'atatau fuafuaina le taimi e mafai ai ona fa'amanino ma aloese mai le fa'aletonu o le va'aiga le atoatoa o le taimi o le vaeluaga o fausaga feso'ota'iga.E oo atu i le 1990s, ua televave le atinaʻeina o le CPLD, e le gata i uiga tape eletise, ae faʻapea foʻi ma foliga faʻapitoa e pei o le suʻesuʻeina o mata ma polokalame i luga ole laiga.

O uiga o polokalame CPLD e faʻapea:

  • E tele punaoa faʻapitoa ma manatua (Cypress De1ta 39K200 e sili atu nai lo le 480 Kb o le RAM);
  • Fa'ata'ita'iga fetu'una'i taimi fa'atasi ai ma le tele o alagā'oa;
  • Fetuuna'i e sui ai le pine;
  • E mafai ona faʻapipiʻi i luga o le polokalama ma toe faʻatulagaina;
  • Tele numera o iunite I/O;

3. Eseesega ma sootaga i le va o le FPGA ma le CPLD

CPLD o le faʻapuʻupuʻu o le lavelave polokalame faʻaogaina masini, FPGA o le faʻapuupuuga o le fanua programmable gate array, o le galuega a le lua e tutusa lava, ae o le faʻatinoga o le faʻatinoga e ese si ese, o lea e mafai ai ona tatou le amanaiaina i nisi taimi le eseesega i le va o le lua, faʻatasi. e ta'ua o le masini fa'apolokalameina po'o le CPLD/FPGA.E tele kamupani o lo'o gaosia CPLD/FPGas, o le tolu aupito tele o le ALTERA,XILINX, ma le LAT-TICE.O le CPLD decomposition combinatorial logic function e matua malosi lava, e mafai e le macro unit ona faʻaumatia le sefulu ma le sili atu nai lo le 20-30 faʻaogaina manatu faʻapipiʻi.Ae ui i lea, o le LUT o le FPGA e mafai ona naʻo le faʻaogaina o le faʻaogaina o mea e 4, o lea e talafeagai ai le CPLD mo le fuafuaina o faʻalavelave faʻapitoa e pei o le decoding.Ae ui i lea, o le gaosiga o le gaosiga o le FPGA e iloa ai o le numera o LUTs ma faʻaoso o loʻo i totonu o le puʻupuʻu FPGA e matua tele lava, e masani lava o afe afe, CPLD e mafai ona ausia naʻo le 512 iunite faʻapitoa, ma afai e vaevaeina le tau o le chip i le numera o le talafeagai. iunite, o le averesi o le tau o le FPGA e sili atu le maualalo nai lo le CPLD.Afai la o se numera tele o faʻaoso e faʻaaogaina i le mamanu, e pei o le mamanuina o se faʻalavelave faʻalavelave taimi, ona faʻaaogaina lea o se FPGA o se filifiliga lelei.

E ui lava o FPGA ma CPLD e mafai ona faʻaogaina masini ASIC ma e tele uiga masani, ona o le eseesega i le fausaga o le CPLD ma le FPGA, e iai a latou lava uiga:

  • CPLD e sili atu ona talafeagai mo le faʻamaeʻaina o algorithms eseese ma le faʻaogaina o manatu, ma FPGA e sili atu ona talafeagai mo le faʻamaeʻaina o faʻasologa faʻasologa.I se isi faaupuga, o le FPGA e sili atu ona talafeagai mo le faʻapipiʻiina o le fausaga o le tamaoaiga, ae o le CPLD e sili atu ona talafeagai mo le faʻatapulaʻaina o le flip-flop ma le faʻatulagaina o oloa.
  • O le fa'aauau pea o le fa'asologa o le CPLD e fa'amautu ai o lona fa'atuai o le taimi e tutusa ma va'aia, a'o le fa'asologa o le fa'asologa o le FPGA e iloa ai o lona tuai e le'o mautinoa.
  • FPGA e sili atu le fetuutuunai nai lo CPLD i polokalame.
  • O le CPLD ua fa'apolokalameina e ala i le suia o le galuega fa'atatau o se ta'aloga i totonu, a'o FPGA ua fa'apolokalameina e ala i le suia o le uaea o le feso'ota'iga i totonu.
  • Fpgas e mafai ona faʻapolokalameina i lalo o faitotoʻa faʻaoga, aʻo CPLDS o loʻo faʻapipiʻiina i lalo o poloka poloka.
  • O le FPGA e sili atu le tuʻufaʻatasia nai lo le CPLD ma e sili atu ona lavelave le faʻaogaina o fesoʻotaʻiga ma le faʻatinoga o faʻatinoga.

I se tulaga lautele, o le faʻaaogaina o le eletise o le CPLD e sili atu nai lo le FPGA, ma o le maualuga o le tuʻufaʻatasiga tikeri, o le sili atu ona manino.


  • Muamua:
  • Sosoo ai:

  • Tusi lau savali iinei ma lafo mai ia i matou