order_bg

oloa

XCVU9P-2FLGA2104I – Tu'ufa'atasi Circuit, Fa'apipi'i, FPGAs (Fa'atonu Faitoto'a Fa'atonu Fa'afanua)

fa'amatalaga puupuu:

Ole Xilinx® Virtex® UltraScale+™ FPGAs o lo'o maua i le -3, -2, -1 fa'asologa o le saoasaoa, fa'atasi ai ma masini -3E e sili ona maualuga le fa'atinoga.O masini -2LE e mafai ona fa'aogaina i le VCCINT voltage i le 0.85V po'o le 0.72V ma maua ai le malosi maualuga maualuga.A faʻaogaina i le VCCINT = 0.85V, faʻaaoga -2LE masini, o le saoasaoa faʻamatalaga mo masini L e tutusa ma le -2I speed grade.A faʻaogaina i le VCCINT = 0.72V, o le -2LE faʻatinoga ma le malosi ma le malosi e faʻaitiitia.O uiga DC ma AC o lo'o fa'amaoti mai i le fa'alauteleina (E), fale gaosimea (I), ma le militeli (M) va'aiga vevela.Vagana ai le fa'aogaina o le vevela o le vevela po'o se'i vagana ua fa'ailoaina, o le DC ma le AC eletise eletise e tutusa mo se vasega saoasaoa fa'apitoa (o lona uiga, o uiga taimi o se masini fa'alautele -1 e tutusa ma le -1 saosaoa vasega. mea tau alamanuia).Peita'i, na'o togi saosaoa filifilia ma/po'o masini o lo'o avanoa i va'aiga vevela ta'itasi.


Fa'amatalaga Oloa

Faailoga o oloa

Uiga Oloa

ITIGA FAAMATALAGA
Vaega Vaega Fa'atasi (ICs)

Fa'amau

FPGAs (Field Programmable Gate Array)

Mfr AMD
Fa'asologa Virtex® UltraScale+™
afifi fata
Tulaga Oloa Malosi
DigiKey Polokalama Le fa'amaonia
Numera o LABs/CLBs 147780
Numera o Elemene/Sele 2586150
Aofa'i RAM Bits 391168000
Numera o I/O 416
Malosi - Sapalai 0.825V ~ 0.876V
Ituaiga Fa'amau Mauga i luga
Galulue Vevela -40°C ~ 100°C (TJ)
Paketi / Pusa 2104-BBGA, FCBGA
Fa'atau Mea Fa'atau Mea 2104-FCBGA (47.5x47.5)
Numera Oloa Fa'avae XCVU9

Pepa ma Faasalalauga

TUSI FA'A'OA'OGA SOSO'OGA
Pepa fa'amaumauga Virtex UltraScale + FPGA Pepa Fa'amaumauga
Fa'amatalaga Si'osi'omaga Xiliinx RoHS tusi faamaonia

Xilinx REACH211 Tusipasi

EDA Fa'ata'ita'iga XCVU9P-2FLGA2104I e SnapEDA

XCVU9P-2FLGA2104I e le Ultra Librarian

Fa'avasegaina o le Si'osi'omaga & Fa'atau Atu

UIGA FAAMATALAGA
Tulaga RoHS ROHS3 tausisia
La'asaga o le Susū (MSL) 4 (72 Itula)
ECCN 3A001A7B
HTSUS 8542.39.0001

 

FPGA

Fa'avae o galuega:
FPGA faʻaaogaina se manatu e pei o le Logic Cell Array (LCA), lea e aofia ai totonu o vaega e tolu: o le Configurable Logic Block (CLB), le Input Output Block (IOB) ma le Interconnect Interconnect.Field Programmable Gate Arrays (FPGAs) o masini e mafai ona faʻapipiʻiina ma se fausaga eseʻese nai lo taʻaloga faʻaleaganuʻu masani ma faʻailoga faitotoa e pei ole PAL, GAL ma CPLD masini.O le faʻaogaina o le FPGA o loʻo faʻatinoina e ala i le faʻapipiʻiina o sela manatua i totonu ma faʻamaumauga faʻapipiʻiina, o tau o loʻo teuina i totonu o sela manatua e fuafua ai le faʻaogaina o le logic cell ma le auala e fesoʻotaʻi ai modules i le tasi ma le isi poʻo le I / O.O tau o loʻo teuina i totonu o sela manatua e fuafua ai le gaioiga talafeagai o sela faʻaoga ma le auala e fesoʻotaʻi ai modules i le tasi ma le isi poʻo le I / Os, ma mulimuli ane o galuega e mafai ona faʻatinoina i le FPGA, lea e faʻatagaina ai polokalame e le faʻatapulaʻaina. .

mamanu chip:
Pe a fa'atusatusa i isi ituaiga o mamanu va'aia, o se fa'ailoga maualuga atu ma se fa'asologa o mamanu fa'avae e sili atu ona faigata e masani ona mana'omia e uiga i tupe meataalo FPGA.Aemaise lava, o le mamanu e tatau ona fesoʻotaʻi vavalalata i le FPGA schematic, lea e faʻatagaina ai se fua tele o mamanu faʻapitoa.I le faʻaaogaina o le Matlab ma faʻataʻitaʻiga faʻapitoa algorithms i C, e tatau ona mafai ona ausia se suiga lamolemole i itu uma ma faʻamautinoa ai o loʻo ogatusa ma mafaufauga o le mamanu autu o loʻo iai nei.Afai o le tulaga lea, e masani lava ona manaʻomia le taulaʻi atu i le tuʻufaʻatasia lelei o vaega ma le gagana faʻataʻitaʻiga talafeagai e faʻamautinoa ai se mamanu faʻaoga ma mafai ona faitau.O le faʻaaogaina o FPGA e mafai ai ona faʻapipiʻiina le laupapa, faʻataʻitaʻiga faʻasologa ma isi faʻataʻitaʻiga faʻataʻitaʻiga e faʻamautinoa ai o loʻo tusia le tulafono o loʻo i ai nei i se auala ma o le fofo mamanu e fetaui ma manaʻoga faʻapitoa.I le faʻaopoopoga i lenei mea, e tatau ona faʻamuamua le mamanu algorithms ina ia mafai ai ona faʻamalieina le mamanu o le poloketi ma le aoga o le gaioiga o le chip.I le avea ai ma se mamanu, o le laasaga muamua o le fausiaina lea o se algorithm faʻapitoa e fesoʻotaʻi ai le code chip.E mafua ona o le tulafono na muai fuafuaina e fesoasoani e faʻamautinoa ai le faʻamaoni o le algorithm ma faʻamalieina lelei le mamanu atoa.Faatasi ai ma le faʻapipiʻiina atoa o le laupapa ma faʻataʻitaʻiga faʻataʻitaʻiga, e tatau ona mafai ona faʻaitiitia le taʻamilosaga taimi faʻaalu i le mamanuina o le pu atoa i le puna ma faʻamalieina le fausaga atoa o meafaigaluega o loʻo i ai nei.O lenei faʻataʻitaʻiga faʻataʻitaʻiga fou e masani ona faʻaaogaina, mo se faʻataʻitaʻiga, pe a atiaʻe fesoʻotaʻiga meafaigaluega e le masani ai.

O le lu'itau autu i le FPGA design o le faamasani lea i le masini masini ma ana punaoa i totonu, ina ia mautinoa o le gagana mamanu e mafai ai ona faʻamaopoopo lelei vaega ma faʻaleleia le faitau ma le faʻaogaina o le polokalame.O lenei mea e tuʻuina atu ai manaʻoga maualuga i le mamanu, o loʻo manaʻomia le mauaina o le poto masani i le tele o galuega faatino e fetaui ma manaʻoga.

 O le mamanu algorithm e manaʻomia le taulaʻi i le talafeagai e faʻamautinoa ai le maeʻa mulimuli o le poloketi, e tuʻuina atu se fofo i le faʻafitauli e faʻavae i luga o le tulaga moni o le poloketi, ma faʻaleleia le lelei o le faʻaogaina o le FPGA.A maeʻa ona fuafuaina le algorithm e tatau ona talafeagai e fausia ai le module, e faafaigofie ai le mamanu code mulimuli ane.E mafai ona faʻaogaina le faʻailoga muamua i le mamanu faʻailoga e faʻaleleia ai le lelei ma le faʻamaoni.E le pei o ASICs, FPGAs e puupuu le taamilosaga o atinaʻe ma e mafai ona tuʻufaʻatasia ma manaʻoga mamanu e suia ai le fausaga o meafaigaluega, lea e mafai ona fesoasoani i kamupani e faʻalauiloa vave oloa fou ma faʻafetaui manaʻoga o le atinaʻeina o fesoʻotaʻiga e le masani ai pe a le matua.


  • Muamua:
  • Sosoo ai:

  • Tusi lau savali iinei ma lafo mai ia i matou